# 디지털논리회로

이론, 실습, 시뮬레이션

(Problem Solutions of Chapter 7)



## 1. 반감산기와 전감산기를 설계

#### ① 반감산기

두 수의 차(difference) : D, 자리빌림(barrow) : B

| 입력  | 출력    |
|-----|-------|
| X Y | D $B$ |
| 0 0 | 0 0   |
| 0 1 | 1 1   |
| 1 0 | 1 0   |
| 1 1 | 0 0   |

반감산기 진리표

진리표에서 출력을 부울함수로 표시하고, 이를 논리회로로 표시하면 다음과 같다.



$$D = \overline{X}Y + X\overline{Y} = X \oplus Y$$
$$B = \overline{X}Y$$

#### ② 전감산기

전감산기는 자리빌림(barrow) 입력을 처리하기 위해  $B_i$ 를 추가.

|   | 입랻 |         | 출력        |
|---|----|---------|-----------|
| X | Y  | $B_{i}$ | $D$ $B_o$ |
| 0 | 0  | 0       | 0 0       |
| 0 | 0  | 1       | 1 1       |
| 0 | 1  | 0       | 1 1       |
| 0 | 1  | 1       | 0 1       |
| 1 | 0  | 0       | 1 0       |
| 1 | 0  | 1       | 0 0       |
| 1 | 1  | 0       | 0 0       |
| 1 | 1  | 1       | 1 1       |

전감산기 진리표

카르노 맵을 이용하여 출력을 간소화하면



$$D = \overline{X}\overline{Y}B_i + \overline{X}\overline{Y}B_i + \overline{X}\overline{Y}B_i + \overline{X}\overline{Y}B_i + \overline{X}\overline{Y}B_i$$
$$= X \oplus Y \oplus B_i$$

 $B_o = \overline{X}Y + B_i \overline{(X \oplus Y)}$ 

#### 이 부울함수를 논리회로로 표시하면



#### 2. 뺄셈이 가능한 캐리예측 가산기 설계

Sign=0이면, 가산기. Sign=1이면, 뺄셈기로 동작.



## 3. Enable을 가진 $2\times4$ 디코더를 이용하여 $5\times32$ 디코더를 설계



## 4. 5×32 디코더 회로설계



#### 5. 특수한 8-segment LED 회로 설계

입력변수 : W, X, Y, Z 출력변수 :  $a \sim h$ 

1

10

1

 $g = W\overline{Y} + X\overline{Y} + \overline{W}\overline{Z} + \overline{W}\overline{X}Y$ 

| 10진수 | W | X | Y | Z | a | b | c | d | e | f | g | h |
|------|---|---|---|---|---|---|---|---|---|---|---|---|
| 0    | 0 | 0 | 0 | 0 | Х | Х | Х | Х | Х | Х | Х | Х |
| 1    | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 0 |
| 2    | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 0 |
| 3    | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 0 |
| 4    | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 |
| 5    | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 |
| 6    | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 0 |
| 7    | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 0 | 0 |
| 8    | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 9    | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 0 |
| 10   | 1 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 1 |
| 11   | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 |
| 12   | 1 | 1 | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 13   | 1 | 1 | 0 | 1 | Х | X | Х | Х | Х | Х | Х | Х |
| 14   | 1 | 1 | 1 | 0 | Х | X | Х | Х | Х | Х | Х | Х |
| 15   | 1 | 1 | 1 | 1 | Х | Х | Х | Х | Х | Х | Х | Х |



10

1

h = WX + WY

1



#### 6. 특수한 8-segment LED 회로 설계

입력변수 : W, X, Y, Z 출력변수 :  $a \sim h$ 

| 표시 | W | X | Y | Z | a | b | c | d | e | f | g | h |
|----|---|---|---|---|---|---|---|---|---|---|---|---|
| 0  | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 |
| 1  | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 0 |
| 2  | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 0 |
| 3  | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 0 |
| 4  | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 0 |
| 5  | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 |
| 6  | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 0 |
| 7  | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 0 |
| -8 | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| -7 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 1 |
| -6 | 1 | 0 | 1 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 1 |
| -5 | 1 | 0 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 1 |
| -4 | 1 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 |
| -3 | 1 | 1 | 0 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 1 |
| -2 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| -1 | 1 | 1 | 1 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 | 1 |





#### 7. 특수한 8-segment LED 회로 설계

입력변수 : X, Y, Z 출력변수 :  $a \sim h$ 

| 10진수 | 표시                | X | Y | Z | a | b | c | d | e | f | g | h |
|------|-------------------|---|---|---|---|---|---|---|---|---|---|---|
| 0    |                   | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1    | 1                 | 0 | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 0 | 1 | 0 |
| 2    | ↓                 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 1 | 0 | 1 | 0 |
| 3    | ↑                 | 0 | 1 | 1 | 1 | 0 | 1 | 0 | 1 | 0 | 1 | 0 |
| 4    | ←                 | 1 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 1 | 0 | 1 |
| 5    | $\rightarrow$     | 1 | 0 | 1 | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 1 |
| 6    | $\leftrightarrow$ | 1 | 1 | 0 | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 1 |
| 7    |                   | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |









## 8. NOR 게이트만을 이용한 2×4 디코더 설계

| 입 | 력 |       | 출     | 력     |       |
|---|---|-------|-------|-------|-------|
| B | A | $Y_3$ | $Y_2$ | $Y_1$ | $Y_0$ |
| 0 | 0 | 0     | 0     | 0     | 1     |
| 0 | 1 | 0     | 0     | 1     | 0     |
| 1 | 0 | 0     | 1     | 0     | 0     |
| 1 | 1 | 1     | 0     | 0     | 0     |



## 9. BCD-to-10 디코더 회로 설계

입력변수 : A, B, C, D 출력변수 :  $Y_0 \sim Y_9$ 

| 10진수 | A | B | C | D | $Y_0$ | $Y_1$ | $Y_2$ | $Y_3$ | $Y_4$ | $Y_5$ | $Y_6$ | $Y_7$ | $Y_8$ | $Y_9$ |
|------|---|---|---|---|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|
| 0    | 0 | 0 | 0 | 0 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     |
| 1    | 0 | 0 | 0 | 1 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     |
| 2    | 0 | 0 | 1 | 0 | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     |
| 3    | 0 | 0 | 1 | 1 | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     |
| 4    | 0 | 1 | 0 | 0 | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     |
| 5    | 0 | 1 | 0 | 1 | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     |
| 6    | 0 | 1 | 1 | 0 | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     |
| 7    | 0 | 1 | 1 | 1 | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 8    | 1 | 0 | 0 | 0 | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |
| 9    | 1 | 0 | 0 | 1 | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 0     |



#### 10. 74138 디코더와 OR 게이트를 이용하여 논리함수 구현



## 11. 디코더와 NAND 게이트를 이용하여 논리함수 구현

 $3\times8$  디코더의 내부가 NAND 게이트로 구성되어 있으므로 디코더의 출력은 active low로 동작한다. 그러나 출력 f와 g는 active high로 동작한다.



## 12. 74148을 이용하여 16×4 인코더 설계



## 13. 16×1 멀티플렉서 설계



## $14. 2개의 2 \times 1$ 멀티플렉서로 다른 게이트 추가없이 $3 \times 1$ 멀티플렉서를 구성



## 15. 논리함수 F를 8x1 멀티플렉서, 4x1 멀티플렉서를 이용하여 각각 설계

논리함수 F = ABC + ABC + ABC + ABC + ABC는 입력변수 조합이 110, 010, 011,101일 때, F가 1이 되며, 다른 조합일 때는 F가 0이다. 8x1 멀티플렉서로 이 함수를 구현하려면 F가 1이되는 변수값들의 조합에 대응하는 데이터 입력들을 High로 연결하고, 이외의 다른 데이터 입력들을 Low에 연결한다.



4x1 멀티플렉서로 함수 F를 구현하려면 데이터 선택 입력 중에서 하나의 비트를 데이터 입력 들과 연결하면 된다. 함수 F의 진리표는 아래와 같다.

|   | 입력 |   | 출력 |
|---|----|---|----|
| Α | В  | C | F  |
| 0 | 0  | 0 | 0  |
| 0 | 0  | 1 | 0  |
| 0 | 1  | 0 | 1  |
| 0 | 1  | 1 | 1  |
| 1 | 0  | 0 | 0  |
| 1 | 0  | 1 | 1  |
| 1 | 1  | 0 | 1  |
| 1 | 1  | 1 | 0  |

진리표의 첫 번째 행을 보면 AB=00일 때 F=0이고, 2번째 행도 AB=00일 때 F=0이므로  $D_0=0$ 이다. 3번째 행은 AB=01일 때 F=1이고, 4번째 행도 AB=01일 때 F=1이므로  $D_1=1$ 이다. 5번째 행은 AB=10일 때 F=C이고, 6번째 행도 AB=10일 때 F=C이므로  $D_2=C$ 이다. 7번째 행은 AB=11일 때 F=C이고, 8번째 행도 AB=11일 때 F=C이므로  $D_3=C$ 이다.



| 16. <b>3</b> | ᅕᆘ | $\exists \Box [ABCD] \equiv F$ | CD 코드(WXYZ)로 | 변화하는 | <b>조한노</b> 리하루 |
|--------------|----|--------------------------------|--------------|------|----------------|
|--------------|----|--------------------------------|--------------|------|----------------|

|   | 입 | 력 |   |   | 출 | 력 |   |
|---|---|---|---|---|---|---|---|
| A | B | C | D | W | X | Y | Z |
| 0 | 0 | 0 | 0 | Х | Х | Х | Х |
| 0 | 0 | 0 | 1 | Х | Х | X | Х |
| 0 | 0 | 1 | 0 | Х | Х | Х | Х |
| 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 0 | 0 | 0 | 0 | 1 |
| 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 |
| 0 | 1 | 1 | 1 | 0 | 1 | 0 | 0 |
| 1 | 0 | 0 | 0 | 0 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 | 0 | 1 | 1 | 1 |
| 1 | 0 | 1 | 1 | 1 | 0 | 0 | 0 |
| 1 | 1 | 0 | 0 | 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 1 | Х | Х | Х | Х |
| 1 | 1 | 1 | 0 | Х | Х | Х | Х |
| 1 | 1 | 1 | 1 | Х | Х | Х | Х |



## 17. 4비트 가산기를 이용하여 BCD코드를 3 초과코드로 변환하는 회로

입력변수 : DCBA, 출력변수 : ZYXW



18. 3 초과 코드(ABCD)를 2 out-of 5 코드(VWXYZ)로 변환하는 회로

|   | 입 | 력 |   |   |   | 출 력 |   |   |
|---|---|---|---|---|---|-----|---|---|
| A | B | C | D | V | W | X   | Y | Z |
| 0 | 0 | 0 | 0 | Х | Х | Х   | Х | Х |
| 0 | 0 | 0 | 1 | Х | Х | X   | Х | Х |
| 0 | 0 | 1 | 0 | Х | Х | Х   | X | X |
| 0 | 0 | 1 | 1 | 1 | 1 | 0   | 0 | 0 |
| 0 | 1 | 0 | 0 | 0 | 0 | 0   | 1 | 1 |
| 0 | 1 | 0 | 1 | 0 | 0 | 1   | 0 | 1 |
| 0 | 1 | 1 | 0 | 0 | 0 | 1   | 1 | 0 |
| 0 | 1 | 1 | 1 | 0 | 1 | 0   | 0 | 1 |
| 1 | 0 | 0 | 0 | 0 | 1 | 0   | 1 | 0 |
| 1 | 0 | 0 | 1 | 0 | 1 | 1   | 0 | 0 |
| 1 | 0 | 1 | 0 | 1 | 0 | 0   | 0 | 1 |
| 1 | 0 | 1 | 1 | 1 | 0 | 0   | 1 | 0 |
| 1 | 1 | 0 | 0 | 1 | 0 | 1   | 0 | 0 |
| 1 | 1 | 0 | 1 | Х | Х | X   | X | Х |
| 1 | 1 | 1 | 0 | Х | Х | X   | X | Х |
| 1 | 1 | 1 | 1 | Х | Х | X   | Х | Х |



# 19. 8비트 2진 데이터에 대한 헤밍코드를 생성하는 회로 설계

 $P_1 = D_3 \oplus D_5 \oplus D_7 \oplus D_9 \oplus D_{11}$ 

 $P_2 = D_3 \oplus D_6 \oplus D_7 \oplus D_{10} \oplus D_{11}$ 

 $P_4 = D_5 \oplus D_6 \oplus D_7 \oplus D_{12}$ 

 $P_8 = D_9 \oplus D_{10} \oplus D_{11} \oplus D_{12}$ 



#### 20. 84-2-1 코드를 BCD 코드로 변환하는 회로

입력변수 : a, b, c, d 출력변수 : w, x, y, z

| 10진수 | 84 | -2- | -1코 | 드 | Е | 3CD | 코드 | Ξ. |
|------|----|-----|-----|---|---|-----|----|----|
| 1027 | a  | b   | c   | d | w | x   | y  | z  |
| 0    | 0  | 0   | 0   | 0 | 0 | 0   | 0  | 0  |
| 1    | 0  | 1   | 1   | 1 | 0 | 0   | 0  | 1  |
| 2    | 0  | 1   | 1   | 0 | 0 | 0   | 1  | 0  |
| 3    | 0  | 1   | 0   | 1 | 0 | 0   | 1  | 1  |
| 4    | 0  | 1   | 0   | 0 | 0 | 1   | 0  | 0  |
| 5    | 1  | 0   | 1   | 1 | 0 | 1   | 0  | 1  |
| 6    | 1  | 0   | 1   | 0 | 0 | 1   | 1  | 0  |
| 7    | 1  | 0   | 0   | 1 | 0 | 1   | 1  | 1  |
| 8    | 1  | 0   | 0   | 0 | 1 | 0   | 0  | 0  |
| 9    | 1  | 1   | 1   | 1 | 1 | 0   | 0  | 1  |











#### 21. NAND 게이트만을 이용하여 BCD 코드를 7-Segment 코드로 변환하는 회로설계

입력변수 : w, x, y, z 출력변수 : a, b, c, d, e, f, g

| 10진수 | w | x | y | z | a | b | c | d | e | f | g |
|------|---|---|---|---|---|---|---|---|---|---|---|
| 0    | 0 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1    | 0 | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 2    | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3    | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4    | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5    | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6    | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 7    | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 8    | 1 | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9    | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 1 | 0 | 1 | 1 |
| 10   | 1 | 0 | 1 | 0 | Х | × | X | Х | Х | Х | Х |
| 11   | 1 | 0 | 1 | 1 | Х | × | X | × | × | X | × |
| 12   | 1 | 1 | 0 | 0 | Х | × | X | Х | Х | Х | Х |
| 13   | 1 | 1 | 0 | 1 | Х | X | Х | Х | Х | Х | Х |
| 14   | 1 | 1 | 1 | 0 | Х | × | Х | Х | Х | Х | Х |
| 15   | 1 | 1 | 1 | 1 | Х | Х | Х | Х | Х | Х | Х |





## 22. 2421 코드를 84-2-1 코드로 변환하는 회로 설계

입력변수 : A, B, C, D 출력변수 : W, X, Y, Z

| 10진수 | 2421 코드 | 84-2-1 코드 |
|------|---------|-----------|
| 1027 | A B C D | W X Y Z   |
| 0    | 0 0 0 0 | 0 0 0 0   |
| 1    | 0 0 0 1 | 0 1 1 1   |
| 2    | 0 0 1 0 | 0 1 1 0   |
| 3    | 0 0 1 1 | 0 1 0 1   |
| 4    | 0 1 0 0 | 0 1 0 0   |
| 5    | 1 0 1 1 | 1 0 1 1   |
| 6    | 1 1 0 0 | 1 0 1 0   |
| 7    | 1 1 0 1 | 1 0 0 1   |
| 8    | 1 1 1 0 | 1 0 0 0   |
| 9    | 1 1 1 1 | 1 1 1 1   |





$$Y = A \overline{CD} + ACD + \overline{ACD} + \overline{ACD} + \overline{ACD}$$

$$= \overline{A(C \oplus D)} + A(C \odot D)$$

$$= A \oplus C \oplus D$$



$$X = \overline{A}B + \overline{A}C + \overline{A}D + BCD$$



Z = D



## 23. BCD 코드 검사회로 설계

입력변수 : A, B, C, D 출력변수 : F

| A                                                             | B                                              | C                                                                  | D                                                        | F                                                        |
|---------------------------------------------------------------|------------------------------------------------|--------------------------------------------------------------------|----------------------------------------------------------|----------------------------------------------------------|
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1<br>1 | 0<br>0<br>0<br>1<br>1<br>1<br>1<br>0<br>0<br>0 | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1 | 0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1 |

1



## 24. 입력된 수의 제곱을 출력하는 회로 설계

입력변수 : X, Y, Z 출력변수 :  $a \sim f$ 

| 10진수                                 | X                          | Y                               | Z                          | a                               | b                          | c                               | d                          | e                     | f                               |
|--------------------------------------|----------------------------|---------------------------------|----------------------------|---------------------------------|----------------------------|---------------------------------|----------------------------|-----------------------|---------------------------------|
| 0<br>1<br>2<br>3<br>4<br>5<br>6<br>7 | 0<br>0<br>0<br>1<br>1<br>1 | 0<br>0<br>1<br>1<br>0<br>0<br>1 | 0<br>1<br>0<br>1<br>0<br>1 | 0<br>0<br>0<br>0<br>0<br>1<br>1 | 0<br>0<br>0<br>1<br>1<br>0 | 0<br>0<br>0<br>1<br>0<br>1<br>0 | 0<br>0<br>1<br>0<br>0<br>0 | 0<br>0<br>0<br>0<br>0 | 0<br>1<br>0<br>1<br>0<br>1<br>0 |
| 00 01 1                              | I1 10                      | _ X                             | <i>YZ</i><br><b>∑</b> 00   | 01 1                            | 1 10                       | _ X                             | YZ<br><b>∨</b> 00          | 01 1                  | 1 10                            |







25. 2 비트 숫자 ab와 cd데를 곱하여 4 비트 곱  $w,\,x,\,y,\,z$ 를 만드는 회로를 설계

|   | 입 | 력 |   |   | 출 | 력 |   |
|---|---|---|---|---|---|---|---|
| a | b | c | d | W | X | Y | Z |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 0 | 0 | 0 | 1 |
| 0 | 1 | 1 | 0 | 0 | 0 | 1 | 0 |
| 0 | 1 | 1 | 1 | 0 | 0 | 1 | 1 |
| 1 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1 | 0 | 0 | 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 1 | 0 | 1 | 1 | 0 | 1 | 1 | 0 |
| 1 | 1 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1 | 1 | 0 | 1 | 0 | 0 | 1 | 1 |
| 1 | 1 | 1 | 0 | 0 | 1 | 1 | 0 |
| 1 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |











# 26. 2의 보수를 계산하는 회로 설계

입력변수 : a, b, c, d 출력변수 : w, x, y, z

| 10진수        | a | b | c | d | w | x | y | z |
|-------------|---|---|---|---|---|---|---|---|
| 0           | 0 | 0 | 0 | 0 | 0 | 0 | 0 | 0 |
| 1           | 0 | 0 | 0 | 1 | 1 | 1 | 1 | 1 |
| 2 3         | 0 | 0 | 1 | 0 | 1 | 1 | 1 | 0 |
|             | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 1 |
| 4           | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 |
| 5           | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 5<br>6<br>7 | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 0 |
|             | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 8<br>9      | 1 | 0 | 0 | 0 | 1 | 0 | 0 | 0 |
| 9           | 1 | 0 | 0 | 1 | 0 | 1 | 1 | 1 |
| 10          | 1 | 0 | 1 | 0 | 0 | 1 | 1 | 0 |
| 11          | 1 | 0 | 1 | 1 | 0 | 1 | 0 | 1 |
| 12          | 1 | 1 | 0 | 0 | 0 | 1 | 0 | 0 |
| 13          | 1 | 1 | 0 | 1 | 0 | 0 | 1 | 1 |
| 14          | 1 | 1 | 1 | 0 | 0 | 0 | 1 | 0 |
| 15          | 1 | 1 | 1 | 1 | 0 | 0 | 0 | 1 |

입출력 관계로부터 다음과 같은 카르노 맵을 얻으며 이를 정리한다.



 $w = \overline{a}b + \overline{a}c + \overline{a}d + a\overline{b}\overline{c}\overline{d}$ 



cdab

 $y = c\overline{d} + \overline{c}d = c \oplus d$ 





# 27. 짝수만을 통과시키는 논리회로 설계

입력변수 :  $A_2$ ,  $A_1$ ,  $A_0$  출력변수 :  $Y_2$ ,  $Y_1$ ,  $Y_0$ 

| $A_2$ | $A_1$ | $A_0$ | $Y_2$ | $Y_1$ | $Y_0$ |
|-------|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     | 0     |
| 0     | 0     | 1     | 0     | 0     | 0     |
| 0     | 1     | 0     | 0     | 1     | 0     |
| 0     | 1     | 1     | 0     | 0     | 0     |
| 1     | 0     | 0     | 1     | 0     | 0     |
| 1     | 0     | 1     | 0     | 0     | 0     |
| 1     | 1     | 0     | 1     | 1     | 0     |
| 1     | 1     | 1     | 0     | 0     | 0     |





## 28. Majority Function 설계

입력변수 : A, B, C 출력변수 : F

| A | B | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 0 |





## 29. 9의 보수 생성회로 설계

입력변수 : a, b, c, d 출력변수 : w, x, y, z

| 10진수 | а | b | С | d | W | X | У | Z |
|------|---|---|---|---|---|---|---|---|
| 0    | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 |
| 1    | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 0 |
| 2    | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 1 |
| 3    | 0 | 0 | 1 | 1 | 0 | 1 | 1 | 0 |
| 4    | 0 | 1 | 0 | 0 | 0 | 1 | 0 | 1 |
| 5    | 0 | 1 | 0 | 1 | 0 | 1 | 0 | 0 |
| 6    | 0 | 1 | 1 | 0 | 0 | 0 | 1 | 1 |
| 7    | 0 | 1 | 1 | 1 | 0 | 0 | 1 | 0 |
| 8    | 1 | 0 | 0 | 0 | 0 | 0 | 0 | 1 |
| 9    | 1 | 0 | 0 | 1 | 0 | 0 | 0 | 0 |



# 30. 9-비트 패리티 발생기/검출기에서 출력 $\Sigma$ EVEN와 $\Sigma$ ODD를 구하는 문제.



## 31. 4비트 홀수 패리티 발생기와 짝수 패리티 발생기를 설계

(1) 진리표

| 데이터     | 패크                           |                      |  |
|---------|------------------------------|----------------------|--|
| A B C D | 홀수( <i>P<sub>ODD</sub></i> ) | 짝수( $P_{EV\!E\!N}$ ) |  |
| 0 0 0 0 | 1                            | 0                    |  |
| 0 0 0 1 | 0                            | 1                    |  |
| 0 0 1 0 | 0                            | 1                    |  |
| 0 0 1 1 | 1                            | 0                    |  |
| 0 1 0 0 | 0                            | 1                    |  |
| 0 1 0 1 | 1                            | 0                    |  |
| 0 1 1 0 | 1                            | 0                    |  |
| 0 1 1 1 | 0                            | 1                    |  |
| 1000    | 0                            | 1                    |  |
| 1 0 0 1 | 1                            | 0                    |  |
| 1 0 1 0 | 1                            | 0                    |  |
| 1 0 1 1 | 0                            | 1                    |  |
| 1 1 0 0 | 1                            | 0                    |  |
| 1 1 0 1 | 0                            | 1                    |  |
| 1 1 1 0 | 0                            | 1                    |  |
| 1 1 1 1 | 1                            | 0                    |  |

(2) 카르노 맵을 이용한 간소화



 $P_{O\!D\!D} = A \odot B \odot C \odot D$ 



 $P_{\mathit{EVEN}}\!=\!A\!\oplus\!B\!\oplus\!C\!\oplus\!D$ 

(3) 회로도

